本次演示的USB 3.2接口设备和主机基于HAPS-80 FPGA硬件原型平台,USB PHY物理层采用FinFET工艺制造,每个通道带宽10Gbps,双通道合力达到所需的20Gbps(2.5GB/s),相比于USB 3.1 Gen.2翻了一番。 USB 3.2接口全球首演:速度翻番至20Gbps 统一Type-C 图1 HAPS平台通过PCI-E总线连接一台Linux PC,设备配置为大容量储存设备,比如USB 3.2 SSD、USB 3.2 U盘,而为了降低延迟,运用了FPGA上的少量RAM作为内存。 主机平台也相似,挂靠在一个PHY主板上,其中HAPS通过PCI-E数据线连接Win PC,FPGA主板作为USB 3.2 xHCI主机扩展卡接入PC,系统运用的是标准的Win驱动。 USB 3.2接口全球首演:速度翻番至20Gbps 统一Type-C 图2 演示中跑出的速度为1.6GB/s,相比标准极限只发挥了大约2/3的功力,还有很大潜力可挖。 另外,USB 3.2时代接口样式将统一为更方便、更灵活、更强大的Type-C,流传多年的Type-A将逐步被退出历史舞台。 USB 3.2接口全球首演:速度翻番至20Gbps 统一Type-C 图3 不过和以往每一次标准升级一样,USB 3.2接口的普及还需要很长时间,估计明年才会有相关设备面世,而且Intel、AMD这两年才刚原生支持USB 3.1 Gen.2,平台融入USB 3.2就更远了,初期还是第三方主控芯片担当。 |
发表评论