|
上电完成以后产生内存、桥、总线、CPU供电
内存供电由U7 ISL6545控制产生。
首先5VDUAL经过D3导通经R396给ISL6545 5脚供电,同时经L4给Q42 2脚跟ISL6545 1脚供电,ISL6545 1、5脚得到供电7脚由内部产生高电平开启芯片,芯片2、4脚发出UG LG控制Q42 Q44交替导通经L3产生DDR_15V的内存供电,同时经R409与R416分压产生0_6LEVEL_DDR反馈给ISL6545 6脚检测。
桥供电由内存供电经U3 LM358控制Q27 Q30降压得到。 LM358 8脚供电接+12V 7脚输出经R216连接Q27 Q30 1脚(G),5脚正向输入端由2_5LEVEL(2_5LEVEL由5SB经431降压得到)经R201 R202分压得到1.05V,
由于5脚输入大于6脚7脚输出高电平给Q27 Q30的G极Q27 Q30导通S极输出VCC1_05_PCH桥供电,由于VCC1_05_PCH经过R209直接连接6脚方向输入端,得到VCC1_05_PCH等于正向输入端1.05V。
总线供电由TU3 ISL95870控制产生。
VCC经TR5 TR8给TU3 17 18脚供电,16脚芯片内部自己升压,13脚EN来自VTT_EN
VCC1_05P_PCH经R44限流连接Q8 B极,Q8导通,Q9截至,VTT_EN经过R37上拉得到3.3V高电平。
TU3 13脚得到高电平以后芯片工作,15、16脚分别产生UGATE LGATE控制TQ1 TQ2 TQ3交替导通经TL1产生CPU_VTT总线供电。
CPU供电由U2 ISL6364CRZ控制产生。
VCC经DR50给U2供电,40脚EN_VTT开启信号来自VTT_PWRGD,VTT_PWRGD经Q18 Q19受控于VCCSA
VCCSA由CPU_VTT总线供电经U1 LM324跟Q13降压得到
U1 LM324 10脚由2_5LEVEL经R26 R28分压得到0.86V输入,10脚输入大于9脚8脚输出高电平,经R40 R41分压给Q13 G极,Q13导通,S极输出VCCSA VCCSA等于0.86V。
VCCSA经R71限流连接Q19B极,Q19导通,Q18截至,VTT_PWRGD经R47上到得到高电平发送给U2 40脚开启芯片,让U2工作产生CPU供电。
总结,GA-H61M-S2-B3_R10触发以后直接产生内存供电跟桥供电,然后在产生总线供电,最后才有CPU供电。
|