- 积分
- 0
- 下载分
- 分
- 威望
- 点
- 原创币
- 点
- 下载
- 次
- 上传
- 次
- 注册时间
- 2007-1-6
- 精华
|
马上注册,获取阅读精华内容及下载权限
您需要 登录 才可以下载或查看,没有帐号?注册
x
在完成PCB的布局、布线和覆铜工作后,要做些后续处理工作,包括可装配性检查、测验点生成等,而后才能输出可供厂家生产的PCB光绘文件。
一、规划的可装配性检查
规划的可装配性检查就是DFA检查,是检查规划中的元件装配方面问题。检查对象包括:元件间距、引脚跨距、焊盘跨距轴向、过孔及测验点等。在可装配性检查时,PCB规划中与约束不一致时将会以DRC形式标示出来。
在AllegroPCB工作界面中执行Manufacture/DFx check(legacy)命令,弹出Design For Assembly对话框,可进行规划的可装配性检查。
在该对话框中,点击Constraint Setup可对规划的可装配性进行规则设置,如下图,点击Run Audit可根据规则设置进行DFA检查,点击Report即可查看检查报告。
|
|