- 积分
- 532
- 下载分
- 分
- 威望
- 点
- 原创币
- 点
- 下载
- 次
- 上传
- 次
- 注册时间
- 2014-11-9
- 精华
|
推荐
发表于 2014-12-11 23:04:39
|
只看该作者
来自: 辽宁丹东 来自 辽宁丹东
本帖最后由 爱尔思坛 于 2014-12-11 23:08 编辑
月饼老师刚刚免费发的
----AMD 单桥芯片组时序图和解释-----
信号解释:
VDDBT_RTC_G:RTC电路的供电,3V,(RTC电路有问题会导致没复位或不跑码、不显示等故障)
RTC clock in:晶振给桥提供32.768KHz频率,(RTC电路有问题会导致没复位或不跑码、不显示等故障)
VDDIO_33_S:桥主待机电压,3.3V
VDDCR_11_S:桥第二个待机电压, 1.1V
RSMRST#:桥待机电压好,3.3V
PWR_BTN#:电源开关触发后,最终送达桥的触发信号,高低高的脉冲
WAKE#:唤醒信号,通常来自于网卡芯片,作用类似于PWR_BTN#
SLP_S5#:桥发出的退出关机状态的信号,3.3V,用于控制内存供电产生
SLP_S3#:桥发出的退出睡眠状态的信号,3.3V,用于控制所有的S0电压
All power rails:所有电源被开启,包括内存供电、桥供电、CPU所需的多个供电,单桥无总线供电
PWR_GOOD:通知桥,此时S0状态电压全部OK,是桥发出复位的关键条件
CLK:桥内部集成的时钟开始工作
APU_PG:桥发出给CPU的电源好。A50平台也叫LDT_PG
A_RST#:桥发出的平台复位,相当于INTEL的PLTRST#,3.3V。
PCIE_RST#:桥发出的PCIE复位,3.3V
PCIRST#:桥发出的PCI复位,3.3V
APU_RST#:桥直接发给CPU的复位。A50平台也叫LDT_RST#
|
|