迅维网

查看: 5010|回复: 8
打印 上一主题 下一主题

转,八脚BIOS工作原理

  [复制链接]
跳转到指定楼层
1#
发表于 2013-3-14 16:24:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式 来自: 北京 来自 北京

马上注册,获取阅读精华内容及下载权限

您需要 登录 才可以下载或查看,没有帐号?注册

x
8引脚排列,其中Vcc和Vss分别为电源和地,其他6个引脚均可直接与FPGA的I/O引脚相连;写保护引脚W和HOLD挂起引脚,用于数据保护和空闲模式的低功耗运行,若不用可将其置为高电平;S为片选信号,为低电平时表示器件被选中,否则工作在待机状态;Q为串行数据输出,数据在时钟的下降沿输出Flash器件;D为串行数据输入,包括传输指令、地址和输人数据,输入信号在时钟的上升沿锁存Flash器件中。C为串行时钟,由FPGA提供时钟。

2#
发表于 2013-3-14 18:51:05 | 只看该作者 来自: 广西贵港桂平 来自 广西贵港桂平
属于EEPROM电可擦除可编程只读存贮器的其中一种,这种是闪存高速FLASH,容量大速度快等特点

回复 支持 反对

使用道具 举报

3#
发表于 2013-3-14 19:01:21 | 只看该作者 来自: 湖南郴州 来自 湖南郴州
学习了
呵呵呵

回复 支持 反对

使用道具 举报

4#
发表于 2013-3-14 20:30:01 | 只看该作者 来自: 广西柳州 来自 广西柳州
不太懂这东东

回复 支持 反对

使用道具 举报

5#
发表于 2013-3-14 22:02:38 | 只看该作者 来自: 四川成都 来自 四川成都
没怎么深究这个东些,一般是示波器打cs脚上的波形。。

回复 支持 反对

使用道具 举报

6#
发表于 2013-3-14 22:46:39 | 只看该作者 来自: 北京 来自 北京
用SPI总线协议不是更好理解吗,简单说就是SPI总线EEPROM。

回复 支持 反对

使用道具 举报

7#
发表于 2013-3-15 08:45:41 | 只看该作者 来自: 四川南充 来自 四川南充
这个原理说得正确

回复 支持 反对

使用道具 举报

8#
发表于 2013-3-31 22:33:16 | 只看该作者 来自: 河南周口 来自 河南周口
只是理解了各脚的定义,对工作时序还是不太理解,是不是这样理解:在8脚VCC 电压正常及CS脚有跳变波形的情况下,SCK时钟信号就开始工作,之后SI脚收到IO或桥传过来的信号,从SO脚输出。不过感觉bios工作的时候,内存应该也开始工作了吧,以前修到过不停重复跑码的笔记本主板时,很多都是刷bios好的!

回复 支持 反对

使用道具 举报

9#
发表于 2013-3-31 23:26:46 | 只看该作者 来自: 安徽阜阳 来自 安徽阜阳
不是很明白,跟大家学习下

回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 返回顶部 返回列表
附近
店铺
微信扫码查看附近店铺
维修
报价
扫码查看手机版报价
信号元
件查询
点位图 AI维修
助手



芯片搜索

快速回复