- 积分
- 697
- 下载分
- 分
- 威望
- 点
- 原创币
- 点
- 下载
- 次
- 上传
- 次
- 注册时间
- 2012-8-6
- 精华
|
21#
发表于 2014-11-4 19:19:54
|
只看该作者
来自: 广西玉林 来自 广西玉林
理解这个电路,首要条件是第一,懂名词,第二,要理解INTEL芯片组的标准上电时序
VTT_GMCH是北桥的总线供电。
PWROK1追查来源是由IO发出,送到南桥和北桥的PWROK脚(整板供电电源好信号)。
N_GATE是产生VTT_GMCH电的控制脚(G极)电压。
Q327,Q326都是NPN三极管,高电平导通
正确的上电过程是这样的:触发开关之后按正常时序是供电有效产生之后才再会有PWROK1(供电正常好信号)给南桥(PWROK是南桥发出复位的一个重要条件)。
万一有些板时序错乱了先产生PWROK才有供电,这样在INTEL时序中是不充许的,所以才会设计多这一步。
打个比方说吧:正常是这样的VTT_GMCH供电正常了使Q327导通,Q327的3脚是压被拉低,要因为Q327的3脚与Q326的2脚相连,所以使Q326截止,这样PWROK1产生高电平3.3V过来时也不影响到VTT_GMCH这个电压。
但万一时序错乱了PWROK1先产生,使q326导通直接把N_GAT(Q315的G极)直接接地,这样不管U87B的7脚是否输出为高电平,Q315的G极被拉接地后是没有电压的,所以说更不可能导通产生VTT_GMCH这个电压,电压不全,即使你,PG、时钟,复位都正常也不会跑码
总结,这个电路只是防止PWROK1比供电先有效产生,这样引起时序错乱。
今晚喝高了点到为好,看不明白请联系班长,或到实地系统性学习一下上电时序等,实在不行的先给我加分,等我睡醒了再慢慢解释给各位听 |
评分
-
查看全部评分
|