- 积分
- 57
- 下载分
- 分
- 威望
- 点
- 原创币
- 点
- 下载
- 次
- 上传
- 次
- 注册时间
- 2011-4-22
- 精华
|
马上注册,获取阅读精华内容及下载权限
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 我爱故我在 于 2011-6-30 13:25 编辑
首先 非常感谢我们店的哥哥无私的教我。在这里把学到的一点东西给总结一下下,希望能帮助到一些人。 最近在狂研究电路图 稍微能看懂一点点,搬弄一下 A8的时序 直接全贴上来,让大家不用下载分,如果觉得还行,请鼓励我点下载分,实在是缺呀改天我在写后面的。我满打满算做了不到3个月,错误肯定会有的,希望大家拍砖指正,也希望一些新人朋友们能学到一点东西。更希望不要看到学习了这样的太没技术含量的水贴,到底是学习了,还是学到了?
进入正题吧!
如图 这是华硕上电的时序图 一共17步首先产生的是AC_BAT_SYS这个供电是 a/d dook_in 以及bat其中一个产生的控制他的产生是两个信号 CHG_PDS CHG_PDL
Chg_pds chg_pdl 是由MAX8725发出的
接下来是产生+5VAO 是由 TSP51020发出
+5VA0会通过一个线性稳压器产生+3VAO
+5VAO会通过一个节点直接产生+5VA+3VA0会通过一个节点直接产生+3VA+3VA0会通过一个电感产生+3VAO_EC
节点的作用是为了断开,可以分辨出是芯片没发出,还是后级拉低+5VA是为了升压驱动后面的MOS管+3VA_EC是去开启EC芯片 现在条件完成了 产生了+5VA+3VA +3VA_EC进行第一步 +3VA_EC加载到EC 以及EC的时钟
8511
Ec再得到+3VA_EC电压 得到EC时钟信号 会发出vsus_on信号 去开启+3VSUS+5VSUS+12VUSVsus_on转换成ENBL
加载至TPS51020 28脚 18脚 输出+3VSUS +5VSUS
加至 U8100让AC_BAT_BYS转换成12VSUS
至此 ,第二步完成 +3VSUS +5VSUS +12VSUS 产生 ENBL的控制不只是ASUS_ON 还有force_off# shut_down#后级电路产生后 PG信号会通过一个门电路产生force_off#
如果欠压 就会拉低 拉低后 ENBL就会被拉低,导致掉电shut_down# 是个强制关机信号至此 ,第二步完成 +3VSUS +5VSUS +12VSUS 产生 3路电压产生后 TPS51020会发出SUS_pwrgd信号给EC
EC收到SUS_PWRGD后会产生EC_CLK_EN
EC_CLK_En经过+3VASUS上拉变成VR_PWRGD_CLKEN
发送给南桥 至此 待机完成。
补充内容 (2011-6-30 21:13):
22 |
|