迅维网
标题: V星7584的复位原理 [打印本页]
作者: ivwsit 时间: 2016-3-17 21:18
标题: V星7584的复位原理
本帖最后由 ivwsit 于 2016-3-17 21:33 编辑
V星7584复位原理
1、先有VCC3 3V供电在PCH POWER如图1
2、V星的7584时钟芯片ICS9LPRS4116有供电、14.318M和16脚的PD#3大条件满足的情况下如图2,时钟芯片条件满足后会向桥发5个时钟信号后,桥并给自身发一个33M时钟信号如图3。
3、桥内部发出各种时钟信号后各个设备在供电正常情况下先有VRM_PG发给桥的SYS_PWROK脚,VRM_PG是由CPU电源管理芯片up6218发出的经过电路转换如图4 VRM_PGD_R从CPU电源管理芯片出来后高电平3V,经R191限流电阻使Q20内部2脚的三极管导通,由于6脚拉低了Q20内部另一个三极管的B极(5脚)于是Q20截至,此时VRM_PGD通过R164上拉为高电平分两路。
第一路去了时钟芯片16脚的PD#开启时钟芯片工作,第二路去了桥如图5。
4、桥的SYS_PWOK收到后,ATX电源的PG信号直接连到了IO芯片的74脚ATXPG_IN进入,通过芯片内部转换从IO的80脚的PWOK出,通过R208的电阻上拉改为CHIP_PWGD如图6
从IO出来CHIP_PWGD分两路送出,分别进桥的PWROK脚和MEPWROK脚如图7。
5、桥收到SYS_PWOK和PWROK后就会先后发出PROCPWRGD和DRAMPWRGD两个复位信号,PROCPWRGD从桥出来改为CPU_PWRGD直接送到CPU座,表示系统供电正常如图8。
6、然后桥再发DRAMPWRGD信号出来改名为MEM_PWRGD送到CPU座,表示CPU的内存控制模块供电正常如图9
7、此时桥就会发出高电平的PTLRST#平台复位信号,经过电路转换分别给CPU和IO,PTLRST#从桥出来经限流电阻R143,在3VSB和CPU_VTT正常情况下,使Q16导通,Q23的B极被拉低截至,经过R465电阻上拉得到CPURST#复位CPU如图10。
另一路送到IO的27脚,IO再去复位网卡和PCIE插槽如图11。
8、桥最后发出3.3V的高电平PCIRST#复位信号给PCI插槽如图12
就这样完成了整个复位过程。。。这是徐总昨晚布置的昨夜,工作量不少啊,单是在图纸上找这些复位信号找了很久(还是第一次这么认真找图纸),还要截图,昨夜凌晨4点才做完作业,如果有错请徐老师或者各路大师请多多正!!补充下图4那Q20在画图时候两个管子都叉叉了,下面那管子是导通的这里更正下!发帖不容易请各位大师加加分谢谢。。。
作者: ivwsit 时间: 2016-3-17 21:20
自己沙发。。。。。。。。。

{:4_98:}以后我会继续努力!把上电时序的电路也找出来供大家研究研究。。。对新手有很大的帮助!
作者: TYYTW 时间: 2016-3-17 22:16
非常感谢,己加分
作者: x4477 时间: 2016-3-17 22:19
20分钟干完
我找H81才是慢 找了一天
作者: ivwsit 时间: 2016-3-17 23:29
你都会找H81了。。。不过想快一定要清楚时序!
作者: 凤城 时间: 2016-3-18 14:05
不错,幸苦了
作者: mzvihv 时间: 2016-3-18 15:17
辛苦了~
作者: 吴元浩 时间: 2016-3-18 15:47
辛苦了学习中, 希望看到这个我能提高下自己啊
作者: ivwsit 时间: 2016-3-18 21:44
有版主的鼓励我会努力的。。。
作者: lcm鑫淼 时间: 2016-3-19 15:18







作者: cy19790325 时间: 2016-3-28 20:49
楼主辛苦了,为我们整理了这么好的一个学习帖,赞一个。
作者: 我的泪为谁飞 时间: 2016-3-28 20:57
整理一份资料是不容易的,加分鼓励鼓励
作者: ivwsit 时间: 2016-3-29 19:55
我会努力的。。。。
多谢版主棒场
| 欢迎光临 迅维网 (https://www.chinafix.com/) |
Powered by Discuz! X3.4 |