东风破00 发表于 2014-9-22 07:40
应该是R1导通高电平,是PQ63导通,从而使PQ73截止,是PWROK为高电平!
东风破00 发表于 2014-9-22 07:40
应该是R1导通高电平,是PQ63导通,从而使PQ73截止,是PWROK为高电平!
lmzs 发表于 2014-9-22 00:07
有两点疑问,一是R1低电平的来源?二是RT8855的1脚应是CPU供电好时芯片向外发出的信号端吧?
东风破00 发表于 2014-9-22 07:40
应该是R1导通高电平,是PQ63导通,从而使PQ73截止,是PWROK为高电平!
wfcctv 发表于 2014-9-22 07:47
看图时觉得1脚PWROK应该是高平才对,杳PDF,PWROK stays low after EN signal is asserted,才知道
蓝天5734 发表于 2014-9-22 09:44
量无VCORE时1脚PWROK为高电平,修好VCORE之后低电平,47脚PGOOD才是开漏输出电源好信号,绝对没错。
修了在来修哈 发表于 2014-9-22 13:07
PWROK stays low after EN signal is asserted 翻译是PWROK保持低后EN信号置位,也就是说这个必须要为低, ...
my灬路飞 发表于 2014-9-22 11:08
第一和第二张图貌似显示的不是一张板子
wfcctv 发表于 2014-9-22 07:47
看图时觉得1脚PWROK应该是高平才对,杳PDF,PWROK stays low after EN signal is asserted,才知道
884037319 发表于 2014-9-22 09:47
小白,不是明白,能说通透点吗
修了在来修哈 发表于 2014-9-22 20:22
PWROK stays low after EN signal is asserted 翻译是PWROK保持低后EN信号置位,也就是说这个必须要为低 ...
蓝天5734 发表于 2014-9-22 09:37
查数据手册1脚是输入信号,47脚才是开漏输出电源好信号



小菜鸟1号 发表于 2014-9-22 09:25
PWPOK应该是一个PG信号吧,应该是漏极开漏输出的是 由外面上拉至高电平。 你图画对了 但是解释是不对的。第 ...
联通移不动 发表于 2014-9-26 09:30
这个不是PG 这是电源好信号。 也可以看成另外一个开启。
884037319 发表于 2014-9-22 09:47
小白,不是明白,能说通透点吗
速必解释下楼主修了在来修哈 发表于 2014-9-22 13:07
PWROK stays low after EN signal is asserted 翻译是PWROK保持低后EN信号置位,也就是说这个必须要为低, ...
llxy766 发表于 2014-9-27 19:28
这个帖子好,,我也碰到好几个8855没搞清楚。。。
这个意思是:开始的时候PWROK,必须是低电平,8855才会 ...
LI坤 发表于 2014-9-30 12:04
照这么讲,EN要有两个必备条件了,电压和PWRK低电平
修了在来修哈 发表于 2014-9-30 12:54
哈哈 又碰到你了,我是按照翻译自己理解的。也不知道是否正确、

路灯上的苍蝇 发表于 2014-9-27 10:26
看这个工作时序图,PWROK是在PGOOD为高之后才会为高,如果CPU供电正常了,这个PWROK应该也是高电平才对 ...
主供电没出PG就飙出来了110945348 发表于 2014-10-21 11:06
请问VDDDA2.5V量那里, VCORE量那里
| 欢迎光临 迅维网 (https://www.chinafix.com/) | Powered by Discuz! X3.4 |