迅维网
标题: 请问这个信号的电压是多少? [打印本页]
作者: qydz888 时间: 2012-5-1 07:08
标题: 请问这个信号的电压是多少?
本帖最后由 qydz888 于 2012-5-1 07:12 编辑
vcc3_3通过R985和R987分压产生1V左右的电压加到运放芯片LM324的第9脚,同时
V_FSB_VTT1.2v的电压通过一个0欧姆的电阻直接加到LM324的第10脚,正向大于反相,所以
从第8脚输出一个高电平,高电平经过RN111排阻(两个电阻分压)加到N沟道场管Q92的G极后,Q92导通,然后把Q91的B极的电平拉低,Q91的B极变成低电平后,Q91截止,这个PWM_EN信号的电压没经过任何上拉电阻而加到CPU电源管理芯片的EN脚,请问这个信号的电压应该是多少?
-
作者: 诚信科技1 时间: 2012-5-1 08:08
高电平
作者: ct1982 时间: 2012-5-1 08:19
查PWM_EN信号了 可能还有其他的支路
作者: qydz888 时间: 2012-5-1 08:41
就是查了没有其他的支路才来这里问的~怀疑是PWM芯片里面有上拉~
待机的时候把它拉低,芯片不工作,上电后三极管截止,恢复高电平,芯片工作!
作者: lajidong 时间: 2012-5-1 08:49
可能是其它电路在驱动PWM_EN,或是像你说的PWM芯片内部上拉,你可以查查PWM芯片手册
作者: 春湾扬洲电脑 时间: 2012-5-1 09:24
本帖最后由 春湾扬洲电脑 于 2012-5-1 09:26 编辑
如果真的没有上拉电阻,那只有一个原因,就是电源管理芯片的EN脚默认是高电平,而PWM_EN信号用来拉低EN电位的,一般EN都是高电平作用的,你这个可能就是低电平作用了。
其实这个电路你根本不需要分析前面的部分,只需要知道NPN三极管的C极是不可能会由三极管自身产生电压的。
作者: 328102878 时间: 2012-5-1 09:33
这个信号不是一般都是高电平有效吗?你这个没有上拉!·#不明白啊,求高手讲解?
作者: lizhenhe 时间: 2012-5-1 10:01
我觉得这个PWM_EN信号的电压应该看电源管理芯片VEF脚值,只要高于VEF脚的就是高电平,低于VEF
的就低电平。
作者: i5i5i5i5i5 时间: 2012-5-1 10:05
应该有其他支路的,这个电路比较常见了。
作者: 月饼 时间: 2012-5-1 10:09
内部上拉。
作者: huazaideng 时间: 2012-5-1 10:27
帮楼主顶上去
作者: lmzs 时间: 2012-5-1 10:35
在数字电路中的高低电平的介定是这样的:对于TTL电路(即晶体管组成的数字电路)其输出电压在0~0.8伏间均视为低电平:电压在2.4伏及以上电压视为高电平的。CMOS数字电路低电平为0伏:高电平为供电的电压——5伏。所以楼主只要监测此处电压在2.4伏以上时就属于高电平,在正常范围内。
作者: じ☆ve流星雨 时间: 2012-5-1 10:36
月饼 发表于 2012-5-1 10:09
内部上拉。
是不是没有上拉的.都是芯片内部上拉的呢?
作者: 孟汉唐 时间: 2012-5-1 10:39
在这个电路里1.6v以上就是高电平。
作者: 音符空间 时间: 2012-5-1 11:10
同意楼上的 高电平 开机后拉低
作者: chengxian1125 时间: 2012-5-1 11:24
学习了
作者: じ☆ve流星雨 时间: 2012-5-1 11:30
じ☆ve流星雨 发表于 2012-5-1 10:36
是不是没有上拉的.都是芯片内部上拉的呢?
那怎么知道内部上拉的电压是多大呢?
作者: 终极电脑维修 时间: 2012-5-1 11:36
会不会后面还有上啦电压 ??????
作者: qydz888 时间: 2012-5-1 12:49
下载L6703的pdf 看了,发现这个脚真的就是芯片内部上拉的,上拉到5V.
作者: leilixue 时间: 2012-5-1 15:35
路过,,,
作者: 8235687 时间: 2012-5-2 03:16
本帖最后由 8235687 于 2012-5-2 03:17 编辑
这个电路是个典型的 。不是 1 就是 0 电路。如果 vtt 电压不满足 那么输出 与逻辑结果 会持续拉低PWM_EN
,如果vtt 满足 那么 输出的结果 就为 高。然后由后继上拉。可能为3V 也可能为5V,电路本身不提供任何的电平 电压 完全给后继 取代
作者: 方宓桀 时间: 2012-5-2 09:17
EN开启信号高电平就行
| 欢迎光临 迅维网 (https://www.chinafix.com/) |
Powered by Discuz! X3.4 |