迅维网

标题: CLK_STOP信号问题 [打印本页]

作者: 小徐维修超    时间: 2010-3-28 21:41
标题: CLK_STOP信号问题
HP NX6325 测试供电正常 全板无时钟 时钟IC供电 晶振都正常 时钟IC 上CLK-STOP 一直为低电平CLP—STOP  到Q40 C极 中间R302 上拉电 阻 Q40B极通过R3O3接VCC NB  Q40 为NPN 三极管 应为高电平导通 开机后VCC NB 为1。2V 能过电阻R303 测试为0。67V 测C 极为0V Q40 导通 是不是可以判断Q40 损坏?

作者: 红尘一笑哈哈    时间: 2010-3-28 21:47
CLK-STOP是不是时钟芯片的开启信号啊?
作者: 东海之鲲    时间: 2010-3-28 21:53
CLK_STOP是高电平有效吧?
作者: 小徐维修超    时间: 2010-3-28 22:02
哪位前辈帮忙分析下
作者: 东海之鲲    时间: 2010-3-28 22:11
把图纸放出来帮你分析一下。
作者: 小徐维修超    时间: 2010-3-28 22:19
HP NX6325 图纸                                                  !!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!1

TAOS20-A02(MV)-20060509.pdf

1.11 MB, 下载次数: 90, 下载积分: 下载分 -2 分, 下载 1 次


作者: 东海之鲲    时间: 2010-3-28 22:55
所有电压到齐之后时钟应该就出来了,如果还没有总时钟,很可能芯片坏了。
作者: 悦邦    时间: 2010-3-28 23:14
NPN管Vbe电压大约0.7V左右就可以导通,所以图上的CLK_STOP为0V是正常的,管子没问题。无时钟条件都满足的话还是换IC吧
作者: 深圳同创电脑    时间: 2010-3-31 19:39
从这个图看来,你换时钟可能就好了!
作者: 海鸥飞    时间: 2010-3-31 19:58
看电路应该是低电平的




欢迎光临 迅维网 (https://www.chinafix.com/) Powered by Discuz! X3.4