迅维网

标题: 请教下H61出时钟的条件 [打印本页]

作者: 停车坐爱风流晚    时间: 2017-4-15 14:12
标题: 请教下H61出时钟的条件
如题,H61出时钟的条件。
是不是说,再供电都ok的情况下。。。截止到cpu供电为止呢?
因为我过去理解的cpu电源芯片的pg,送给始终芯片作为开启。那会是时钟芯片是放在外面。而h61都集成在桥内部了。
那么H61的时钟发出的条件是?
是桥的几个pwrok都正常么,接着发时钟么?
上次看轩辕思天,恢复别人,h61的时钟好像和io有关系,当时没在意,没弄明白,现在又找不到了。呵呵
各位请指点下。3q

作者: 兴兴向荣    时间: 2017-4-15 15:17
台式机不怎么懂
作者: 残忍101    时间: 2017-4-15 16:03
桥开漏输出DRAMPWROK,并读取BIOS以后
作者: 停车坐爱风流晚    时间: 2017-4-15 16:45
残忍101 发表于 2017-4-15 16:03
桥开漏输出DRAMPWROK,并读取BIOS以后

和io有关系么。io这里需要有什么动作没。
作者: 永不放弃LYH    时间: 2017-4-16 01:07
io这里不需要有什么动作
作者: wangtwotwo    时间: 2017-4-16 08:21
我的理解是桥在收到几个PG以后配合IO先产生复位 然后CPU读取BIOS 接下来就是桥给出时钟信号
作者: 634094028    时间: 2017-4-16 09:33
H61的主板·时钟方面修的少·
作者: 轩辕思天    时间: 2017-4-16 10:43
无标题.jpg
登录/注册后看高清大图

这是饼哥帖子里的6系上电时序各个信号,虽然图小点,但基本看的清。你可以去饼哥发过的帖子里去翻。
首先是2个PG,这2个PG都是IO发给PCH,一个是PWROK,一个是APWROK,一个是给PCH用,一个是个PCH里面的ME模块用。当PCH接受到这2个PG之后,会产生一系列动作,比如读取BIOS里面的ME固件信息。然后发出第一个给CPU的DRAM_PG信号,就是CPU内置的内存控制器模块工作电源好信号。
桥外置25M晶振是给桥内置时钟模块提供基准频率用,在发出DRAM_PG信号之后,桥在25M晶振的配合下,发出全板时钟信号。
发出全板时钟信号之后,桥延迟发出PROCPWRGD(CPU_PG)给CPU,CPU在接受到这个信号之后,并且接受到时钟信号之后,开始发出SVID信号给电源管理芯片,进而CPU电源管理芯片开始输出CPU核心供电。
在这里要说明,DRAM_PG这个信号,和时钟发出没有任何的因果关系。他们是独立的,仅仅是可以(注意我的用词,可以,并不是一定)用来判断DRAM_PG信号是在时钟信号之前出,当然如果桥没有接受到内存供电上拉得来的PCH_DRAM_PG信号,那么桥是不会发出DRAM_PG信号给CPU,但这不影响桥发出全板时钟。因此这里,不要混淆。





欢迎光临 迅维网 (https://www.chinafix.com/) Powered by Discuz! X3.4